lantiq: Configure the PCIe reset GPIO using OF
authorFelix Fietkau <nbd@openwrt.org>
Sun, 17 Jan 2016 19:55:10 +0000 (19:55 +0000)
committerFelix Fietkau <nbd@openwrt.org>
Sun, 17 Jan 2016 19:55:10 +0000 (19:55 +0000)
commit3f8a4260564d70bd2df9b417b4d03ec39422b8f5
tree202a2d6321ba1f4015d309469de97a00103e3a83
parent1204a1b1e55a3d1e0ff7b0309c414fb0a1f38eda
lantiq: Configure the PCIe reset GPIO using OF

After the latest pinctrl backports there are only 50 (instead of 56 as
before) GPIOs/pins exported (thus the first GPIO on VRX200 SoCs is now
462, before it was 456). This means that any hardcoded GPIOs have to be
adjusted.
This broke the PCIe driver (which seems to be the only driver which uses
hardcoded GPIO numbers), it only reports:
ifx_pcie_wait_phy_link_up timeout
ifx_pcie_wait_phy_link_up timeout
ifx_pcie_wait_phy_link_up timeout
ifx_pcie_wait_phy_link_up timeout
ifx_pcie_wait_phy_link_up timeout
pcie_rc_initialize link up failed!!!!!

To prevent more of these issues in the future we remove the hardcoded
PCIe reset GPIO definition and simply pass it via device-tree (like the
PCI driver does).

Signed-off-by: Martin Blumenstingl <martin.blumenstingl@googlemail.com>
SVN-Revision: 48285
target/linux/lantiq/dts/vr9.dtsi
target/linux/lantiq/patches-4.1/0151-lantiq-ifxmips_pcie-use-of.patch